# תכנות מתקדם מצגת 8 מטמון

### היררכית הזיכרון

מהירות ביצוע פקודה במעבד (CPU) גדולה בהרבה (פי 10-100) ממהירות גישה לזיכרון הרגיל.

כדי שהמעבד לא יצטרך להמתין, המחשב מכיל זיכרון **קטן מהיר ויקר** הנקרא **מטמון**. המטמון נמצא בין המעבד לזיכרון הרגיל, המעבד ניגש דרכו לזיכרון.

מאחר שתכניות ניגשות שוב למקומות אליהן ניגשו לאחרונה או למקומות הסמוכים להם (תכונת המקומיות), נכניס למטמון את הגישות האחרונות והסמוכות ואז רוב הגישות יהיו לזיכרון מהיר.

גם הזיכרון הרגיל מהווה מטמון ביחס לדיסק.





### היררכית הזיכרון

- ... זיכרון אידאלי: מהיר גדול וזול
- אפשר להגיע קרוב לכך אם הזיכרון יהיה בנוי מהיררכיה של זיכרונות.
- הפקודות והנתונים שהתוכנית משתמשת בהם כעת, יהיו בחלק הקטן והמהיר הנקרא מטמון.
  - יתר הפקודות והנתונים יהיו בחלקים גדולים יותר ואיטיים יותר.



### מטמון



מטמו

block

- . מטמון מכיל קטעי זיכרון מהירים הנקראים בלוקים
- גודל הבלוק ומספר הבלוקים במטמון הם חזקה של 2.
  - כשמעבד ניגש לנתון בזיכרון מתבצע חיפוש במטמון.
  - אם הנתון נמצא במטמון (hit) הגישה תהיה מהירה.
- . אם הנתון לא נמצא (miss) הוא מועתק תחילה מהזיכרון למטמון.
- לפי תכונת המקומיות בזמן, בקרוב נרצה לגשת אל הנתון שוב.
  - ההעתקה היא בגודל של בלוק
- לפי תכונת המקומיות במקום, בקרוב נרצה לגשת לנתונים הסמוכים לנתון.
  - אם חלק גדול מהגישות יהיו במטמון, הגישה לזיכרון תהיה מהירה.
  - הזיכרון הראשי מחולק לבלוקים שגודלם כגודל הבלוקים של המטמון.

### יחס הפגיעה במטמון

- Hit: data found in that level of memory hierarchy
- Miss: data not found (must go to next level)
- Hit Rate: hits / memory accesses
- Miss Rate: misses / memory accesses = 1 Hit Rate

- Example:
  - A program has 2,000 loads and stores
    - 1,250 of these data values in cache
  - What are the hit and miss rates for the cache?
    - Hit Rate = 1250/2000 = 0.625
    - Miss Rate = 750/2000 = 0.375 = 1 Hit Rate

# זמן הגישה הממוצע לזיכרון

Average memory access time:

```
t<sub>cache</sub> + (MissRate<sub>cache</sub> * t<sub>Memory</sub>)
```

### • Example:

```
t_{cache} = 1 \text{ cycle}

t_{Memory} = 100 \text{ cycles}

Miss Rate = 0.375
```

What is the Average memory access time?

```
1 + (0.375 * 100) cycles = 38.5 cycles
```

### מטמון עם כמה רמות

- Larger caches have lower miss rates.
- Expand memory to multiple levels of caches
- Level 1: small and fast (e.g. 16 KB, 1 cycle)
- Level 2: larger and slower (e.g. 256 KB, 2-6 cycles)



### Example:

What is the average memory access time with 3 levels of hierarchy

Access Times: L1 = 1 cycle, L2 = 10 cycles, Main Memory = 100 cycles

Miss Rates: L1 = 5%, L2 = 20%

1 cycle + 0.05[10 cycles + 0.2(100 cycles)] = 2.5 cycles

# Intel Core i7 Cache Hierarchy

Processor package



L1 i-cache and d-cache: 32 KB, 8-way,

Access: 4 cycles

L2 unified cache:

256 KB, 8-way,

Access: 11 cycles

L3 unified cache:

8 MB, 16-way,

Access: 30-40 cycles

Block size: 64 bytes for

all caches.

### מטמון במיפוי ישיר



 הזיכרון הראשי מחולק לבלוקים שגודלם כגודל הבלוקים של המטמון.

- לאיזה בלוק במטמון יוכנס בלוק מהזיכרון?
- לכל בלוק בזיכרון יש מספר, מספר הבלוק של בית כלשהו בזיכרון הוא החלוקה של כתובת הבית בגודל הבלוק.
- מספר הבלוק במטמון אליו ימופה הבלוק בזיכרון, הוא
   שארית החלוקה של מספר הבלוק בזיכרון במספר הבלוקים
   במטמון.



דוגמה: נניח שגודל הבלוק הוא 16 בתים והמטמון מכיל 64 בלוקים, לאיזה בלוק במטמון ימופה בית שכתובתו 1210 ?

הבית שכתובתו 1210 נמצא בזיכרון בבלוק שמספרו 75 = 16 / 1210, הוא ימופה לבלוק שמספרו במטמון הוא: 11 + 64 + 75 + 64 + 75

### מטמון במיפוי ישיר



- נניח שגודל הבלוק הוא <sup>2b</sup> בתים.
- .2° נניח שמספר הבלוקים במטמון הוא
- ביטים: m ביטים אזי אם כתובות של בית בזיכרון היא בגודל

 $b: offset\ bits$  בתוך הבלוק.  $b: index\ bits$  הביטים האמצעיים הם מספר הבלוק במטמון שיכיל את הנתון.  $m-(s+b): tag\ bits$  למטמון ובאמצעותם נוכל לדעת לאיזה בלוק בזיכרון הוא שייך.



#### Address מטמון במיפוי ישיר 11...111**111**00 mem[0xFF...FC] **Capacity** = 8 words 11...111**110**00 mem[0xFF...F8] 11...111**101**00 mem[0xFF...F4] **Block size** = 1 word (# words brought at once) 11...111**100**00 mem[0xFF...F0] **Blocks** = 8 (# of blocks) 11...111**011**00 mem[0xFF...EC] mem[0xFF...E8] 11...111**010**00 The **least two bits** of the address are 00 11...111**001**00 mem[0xFF...E4] The next $log_2 8 = 3$ bits indicate the block 11...111**000**00 mem[0xFF...E0] The remaining 27 tag bits indicate the address of the data stored in a given cache block 00...001**001**00 mem[0x00...24] Set Number mem[0x00..20] 00...001**000**00 00...00011100 mem[0x00..1C] 7 (111) The data at 6 **(110**) 00...000**110**00 mem[0x00...18] addresses 5 (101) 00...000**101**00 mem[0x00...14] 00...000**100**00 mem[0x00...10] 4 (100) 0x0000004, mem[0x00...0C] 3 (011) 00...000**011**00 0x00000024, . . . , 00...000**010**00 mem[0x00...08] 2 (010) 0xFFFFFE4 1 (001) 00...000**001**00 mem[0x00...04] map to set 1 mem[0x00...00] 0 (000) 00...00000000 2<sup>3</sup> Word Cache 2<sup>30</sup> Word Main Memory

# Byte Tag Set Offset Memory 00 Address 27 3 Tag Data 27 32 Hit Data

### חומרה למטמון במיפוי ישיר

8-entry x (1+27+32)-bit SRAM

The cache uses a **valid bit** for each set To indicate whether the set holds meaningful data

### דוגמה: מטמון במיפוי ישיר

To what cache block (of previous cache) does address 0xFFFFFE4 map?

It maps to set 1 and its tag is all 1's



• Find the **number of block and tag bits** for a direct mapped cache with 1024 (2<sup>10</sup>) blocks and a one-word block size. (The address size is 32 bits)

A cache with 1024 blocks requires  $\log_2 1024 = 10$  block bits The two least significant bits of the address are the byte offset The remaining 32 - 10 - 2 = 20 bits form the tag.

## מטמון במיפוי לקבוצה



י מספר **הקבוצה** במטמון אליו ימופה הבלוק בזיכרון, הוא שארית החלוקה של מספר הבלוק בזיכרון במספר **הקבוצות** במטמון.

של בלוקים במקום כל בלוק. (set)

- . אם מספר הקבוצות במטמון הוא  $\mathbf{s}$  ,  $\mathbf{2}^{\mathbf{s}}$  הביטים האמצעיים הם מספר הקבוצה.
- כל בלוק בקבוצה יוכל להכיל את הנתון, בהכנסה לקבוצה נצטרך להחליט את מי לפנות. (LRU)
  - בחיפוש במטמון נצטרך להשוות את התג לכל התגים שבקבוצה (במקביל).

### מטמון

במעבד Intel Core i7 הנתונים של מטמון במעבד Intel Core i7 הנתונים של מטמון במעבד 22 KB, 8-way (lines), Block size: 64 bytes איך תחולק הכתובת?

C / (E \* B) = 32,768 / (8 \* 64) = 64 = S מספר הסטים: 6 coffset bits ביטים, גודל כל בלוק הוא 64 בתים.

64 ביטים, ישנם 64 סטים. 152 ביטים הנותרים.

### Intel Core i7 cache hierarchy

| Cache type       | Access time (cycles) | Cache size (C) | Assoc. $(E)$ | Block size $(B)$ | Sets (S) |
|------------------|----------------------|----------------|--------------|------------------|----------|
| L1 i-cache       | 4                    | 32 KB          | 8            | 64 B             | 64       |
| L1 d-cache       | 4                    | 32 KB          | 8            | 64 B             | 64       |
| L2 unified cache | 10                   | 256 KB         | 8            | 64 B             | 512      |
| L3 unified cache | 40–75                | 8 MB           | 16           | 64 B             | 8,192    |

### Conflict Misses

נניח שמטמון מכיל שני סטים כל אחד בגודל 16 בתים.

```
.המטמון הוא Direct-Mapped, כל סט מכיל בלוק אחד
               .0 בתים ומתחיל בכתובת \times 4 = 32 בתים ומתחיל בכתובת
                   המערך y מתחיל אחריו ותופס את 32 הבתים הבאים.
float dotprod(float x[8], float y[8])
                                      טט. \mathbf{y}[i] ו- \mathbf{x}[i] ימופו לאותו סט.
                                 הפניה ל-[0] \times \mathbf{x} תגרום להבאת הבלוק
   float sum = 0.0;
                                   .0 עד [3] עד x לסט x
   int i;
                                הפניה ל-y[0] תגרום להבאת הבלוק
   for (i = 0; i < 8; i++)
                                    0 סט y[3] עד y[0] לסט ס
   sum += x[i] * y[i];
                                               במקום הבלוק הקודם.
   return sum;
                                 \mathbf{x} [12] אם נגדיר את המערך הראשון
                                                      הבעיה תיפתר.
                                      ומה יהיה אז אחוז הפגיעה ? 75%
```

### **Conflict Misses**

```
typedef int arr[2][2];
                                נניח שמטמון מכיל שני סטים, כל אחד בגודל
                                                             2 בתים.
void
                                  המטמון הוא Direct-Mapped, כל סט
transpose (arr dst, arr src)
                                                       מכיל בלוק אחד.
                                 המערך src תופס src table בתים
  int i, j;
                                                    ומתחיל בכתובת 0.
  for (i = 0; i < 2; i++)
                                  16 מתחיל אחריו ותופס את dst המערך
    for (j = 0; j < 2; j++)
                                                        הבתים הבאים.
      dst[j][i] =
                                עבור כל גישה למערכים לציין אם הם פגיעה
      src[i][j];
                                                (ומאיזה סוג) או פספוס.
                                    מה תהיה התוצאה אם נכפיל את מספר
                                                       הסטים במטמון.
```

### Cache Behavior

```
int x[2][128];
                                                     :המערך 🗶 תופס
int i;
                                     בתים 2 * 128 * 4 = 1024
                                                   ומתחיל בכתובת 0.
int sum = 0;
                               מהו אחוז הפספוס (Miss) במקרים הבאים:
                                    Direct Mapped המטמון הוא .1
for (i = 0; i < 128; i++) {
                                            גודל המטמון 512 בתים.
   sum += x[0][i] * x[1][i];
                                     מכיל 32 בלוקים בגודל 16 בתים.
                                    Direct Mapped .2
              במקרה 3:
                                           גודל המטמון 1024 בתים.
 האם הגדלת המטמון תגדיל
                                      מכיל 64 בלוקים בגודל 16 בתים
           ? את הפגיעה
                        Two-Way Set Associative המטמון הוא .3
  האם הגדלת הבלוק תגדיל
                                            גודל המטמון 512 בתים.
           ? את הפגיעה
                        מכיל 16 קבוצות, בכל קבוצה 2 בלוקים בגודל 16
                                                           בתים.
                                    LRU replacement policy
      (, לא, כן , 25%, 25%, 100%)
```

### Cache Misses

Cold (compulsory) miss

הגישה הראשונה לבלוק שנמצא בזיכרון.

Conflict miss

המטמון גדול אבל יש כמה נתונים שהתכנית פונה לסירוגין וממופים לאותו בלוק במטמון.

Capacity miss

המטמון קטן מהפקודות והנתונים שהתכנית כעת משתמשת בהם (working set).